基于MATLAB與QUARTUS II的FIR濾波器設(shè)計與驗
所屬分類:參考設(shè)計
上傳者:jane1
文檔大?。?span>554 K
標簽: 開發(fā)工具
所需積分:0分積分不夠怎么辦?
文檔介紹:實際信號處理應(yīng)用往往要求系統(tǒng)兼具實時性和靈活性,而現(xiàn)有設(shè)計方案(如DSP)則難以同時達到這兩方面要求。而使用具有并行處理特性的FPGA實現(xiàn)FIR濾波器,具有很強的實時性和靈活性,因此為數(shù)字信號處理提供一種很好的解決方案。在嵌入式導(dǎo)航計算機工程項目中,石英撓性加速度計的輸出信號需進行數(shù)字濾波才能為導(dǎo)航計算機提供原始數(shù)據(jù),為此需要設(shè)計一款FIR數(shù)字濾波器。這里使用 MATLAB軟件和Altera公司的FPGA開發(fā)軟件QUARTUSⅡ進行FIR濾波器的設(shè)計仿真,該設(shè)計方案能夠直觀檢驗濾波器的設(shè)計效果,提高設(shè)計效率,縮短設(shè)計周期。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。