自適應(yīng)同步器的FPGA實(shí)現(xiàn)
所屬分類(lèi):技術(shù)論文
上傳者:aet
文檔大?。?span>172 K
所需積分:0分積分不夠怎么辦?
文檔介紹: 提出了一種采用FPGA實(shí)現(xiàn)自適應(yīng)同步器的設(shè)計(jì)。該同步器利用采樣時(shí)鐘與輸入數(shù)據(jù)的周期特性,預(yù)測(cè)時(shí)鐘與數(shù)據(jù)的相位關(guān)系,自適應(yīng)地選擇時(shí)鐘上升沿或下降沿鎖存,使數(shù)據(jù)變化避開(kāi)時(shí)鐘沿的亞穩(wěn)態(tài)窗,降低出現(xiàn)亞穩(wěn)態(tài)的概率。該同步器設(shè)計(jì)選用Xilinx公司的FPGA,應(yīng)用Synplify綜合工具和ISE提供的約束功能,僅用16個(gè)SLICE資源。
現(xiàn)在下載
VIP會(huì)員,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。