| 基于SOPC的JPEG2000编码器设计 | |
| 所屬分類:参考设计 | |
| 上傳者:aet | |
| 文檔大?。?span>795 K | |
| 標(biāo)簽: SoPC JPEG2000编码系统 Altera | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:为了满足网络及多媒体领域的应用,JPEG2000的硬件实现具有重要意义。本文提出了一种改进的行式二维小波变换器结构,设计了位平面并行的位平面编码器和四级流水线结构的算术编码器,并将其整合于一个SOPC中,实现了JPEG2000编码系统。整个设计通过Altera公司Stratix II系列的EP2S60F1020C5平台验证,在最高时钟频率98MHz下能达到编码分辨率512*512 灰度图像52frame/s的速度,满足了实时编码的要求。 | |
| 現(xiàn)在下載 | |
| VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號-2