基于TMS320C6713和FPGA的高速實(shí)時(shí)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) | |
所屬分類(lèi):技術(shù)論文 | |
上傳者:aet | |
文檔大小:224 K | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:介紹了基于TMS320C6713和Altera EP2C20F256的高速實(shí)時(shí)數(shù)據(jù)采集處理系統(tǒng)的軟硬件設(shè)計(jì)方案。該方案以TMS320C6713為核心處理器,用EP2C20F256實(shí)現(xiàn)輸入輸出FIFO。實(shí)驗(yàn)結(jié)果表明,在一定的算法復(fù)雜度的情況下,對(duì)信號(hào)的采樣頻率可達(dá)到6MHz,該方案完全可以滿(mǎn)足大多數(shù)場(chǎng)合對(duì)數(shù)據(jù)采集及處理的精確度和實(shí)時(shí)性的要求。 | |
現(xiàn)在下載 | |
VIP會(huì)員,AET專(zhuān)家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2