C波段宽带频率源及其测试系统设计
所屬分類:技术论文
上傳者:aet
文檔大小:1573 K
所需積分:0分積分不夠怎么辦?
文檔介紹:为了设计一个C波段宽带频率源,采用了基于锁相环配合宽带VCO的方法。该方法使用的PLL芯片为HMC702,VCO为HMC586,控制端采用FPGA写寄存器。频率源测试时采用PC串口转SPI协议的方法。实验结果显示, 最差相位噪声为-88.2 dBc/Hz@10 kHz,杂散抑制度为-62.7 dBc, 从4 GHz到6 GHz的变频时间为20.6 μs。
現(xiàn)在下載
VIP會員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。