編者按:2026年3月5日,是德科技在北京隆重發(fā)布了全新的XR8實(shí)時(shí)示波器平臺(tái)和基于該平臺(tái)的首款產(chǎn)品Infiniium XR804KA。當(dāng)信號(hào)越來(lái)越快、噪聲越來(lái)越小、測(cè)試越來(lái)越復(fù)雜,XR8 就像一位 “精準(zhǔn)且高效的伙伴”,用技術(shù)革新打破測(cè)量瓶頸,用全維度能力支撐行業(yè)進(jìn)步。在這個(gè)由 AI 驅(qū)動(dòng)的技術(shù)迭代進(jìn)入指數(shù)級(jí)增長(zhǎng)的時(shí)代,一款真正 “為AI而生”的示波器,究竟該是什么模樣?

是德科技大中華區(qū)市場(chǎng)部總經(jīng)理任彥楠(左)
資深技術(shù)顧問(wèn)、高速測(cè)試技術(shù)專家李凱(右)
共同揭開(kāi)新品的神秘面紗
回望測(cè)試測(cè)量技術(shù)的演進(jìn)之路,從1989年首款數(shù)字示波器HP54500A,到2010年首款I(lǐng)nP示波器90000X,再到2018年110GHz示波器UXR,是德科技始終以“技術(shù)預(yù)判行業(yè)需求”。
今天,世界正處在一個(gè)“速度與復(fù)雜度齊飛”的技術(shù)爆發(fā)時(shí)代,從 2022年P(guān)CIe6的32Gbaud PAM4,到2028年P(guān)CIe8直指128Gbaud的終極目標(biāo),高速總線標(biāo)準(zhǔn)的迭代周期已縮短至1-2年;USB 已經(jīng)發(fā)展到USB4v2最新的80Gbaud,DDR、GDDR 系列更是以“代際躍升”的節(jié)奏突破傳輸極限。

是德科技大中華區(qū)市場(chǎng)部總經(jīng)理任彥楠指出,傳輸速率的暴漲帶來(lái)了信號(hào)調(diào)制方式的根本性變革。這意味著,任何幾微伏的電磁干擾、傳輸損耗,都可能導(dǎo)致信號(hào)失真,傳統(tǒng)示波器的測(cè)量精度、噪聲抑制能力,已經(jīng)摸到了“天花板”。
傳統(tǒng)示波器基于分立器件的硬件架構(gòu)和沿用二十余年的軟件平臺(tái),已經(jīng)無(wú)法適配未來(lái)的技術(shù)需求。行業(yè)需要一款從底層重構(gòu),真正面向未來(lái)的下一代測(cè)試平臺(tái)。
現(xiàn)在,XR8來(lái)了。
作為新一代高性能示波器平臺(tái),XR8的核心突破源于“從芯片到架構(gòu)” 的全棧革新,這絕非簡(jiǎn)單的參數(shù)堆砌,而是對(duì)測(cè)量本質(zhì)的深度重構(gòu)。
更高集成度:以“單芯片思維”重構(gòu)硬件架構(gòu)
XR8全新示波器平臺(tái)在架構(gòu)層面實(shí)現(xiàn)了根本性突破,尤其是在最關(guān)鍵的前端設(shè)計(jì)上。

傳統(tǒng)分立式前端由多個(gè)器件和復(fù)雜走線構(gòu)成,而XR8創(chuàng)新性地采用單顆高度集成的前端ASIC,將前置放大器與模擬采樣器整合于同一芯片,并實(shí)現(xiàn)與接口的直接連接。這種設(shè)計(jì)大幅縮短信號(hào)路徑、減少轉(zhuǎn)換環(huán)節(jié),顯著降低高頻應(yīng)用中的走線損耗,從源頭提升信號(hào)完整性。通過(guò)在第一時(shí)間捕獲更加純凈、準(zhǔn)確的輸入信號(hào),XR8為整機(jī)測(cè)量精度奠定了堅(jiān)實(shí)基礎(chǔ),在高速與高帶寬測(cè)試場(chǎng)景下展現(xiàn)出更高的測(cè)量保真度與一致性。
在數(shù)字采集系統(tǒng)方面,XR8同樣實(shí)現(xiàn)了革命性升級(jí)。新一代高度集成的12-bit ADC將原本分布在多顆ASIC中的ADC、DSP、存儲(chǔ)控制與緩沖功能整合至單芯片架構(gòu),不僅大幅提升了系統(tǒng)集成度,也顯著降低了體積與功耗。相比上一代多芯片方案,XR8在減少系統(tǒng)復(fù)雜度與潛在故障點(diǎn)的同時(shí),實(shí)現(xiàn)了更緊湊的整機(jī)設(shè)計(jì)和更優(yōu)的熱管理表現(xiàn)。這種從模擬到數(shù)字的全面革新,使XR8在測(cè)量精度、系統(tǒng)效率與工程可靠性方面全面領(lǐng)先,為下一代高速電子設(shè)計(jì)與驗(yàn)證提供了更強(qiáng)大的測(cè)試平臺(tái)。
在硬件架構(gòu)上,XR8新平臺(tái),完成了從“分立”到“集成”的革命性跨越,最終實(shí)現(xiàn)“30% 深度縮減、1/3 功耗降低、4倍噪聲減少”的系統(tǒng)性收益。
更快的速度:實(shí)現(xiàn)3-10倍的跨越式提升
XR8多核CPU并行處理與優(yōu)化固件的組合,讓分析性能實(shí)現(xiàn)3-10 倍的跨越式提升:SNDR分析快10倍,DDR5 測(cè)試時(shí)間從40分鐘壓縮至13分鐘,DP2.1一致性測(cè)試從7.5小時(shí)縮短到2.5小時(shí)。
這意味著工程師能在一天內(nèi)完成過(guò)去需要兩天的測(cè)試任務(wù),將更多時(shí)間投入到設(shè)計(jì)優(yōu)化而非等待結(jié)果上。
硬件指標(biāo)全面升級(jí):構(gòu)筑性能護(hù)城河
XR8示波器平臺(tái)的硬件參數(shù)實(shí)現(xiàn)了 “全維度越級(jí)”,硬件升級(jí)的核心,是原生 12 位高精度 ADC與業(yè)界領(lǐng)先的 ENOB(有效位數(shù))性能的完美協(xié)同。對(duì)比行業(yè)主流的 8bit、10bit ADC,12bit 的量化等級(jí)達(dá)到 4096 級(jí),是 8bit 設(shè)備的 16 倍、10bit 設(shè)備的 4 倍,可將信號(hào)幅度的離散分辨率從毫伏級(jí)推進(jìn)至百微伏級(jí),能精準(zhǔn)還原 PAM4 信號(hào)中本就狹窄的四個(gè)電平臺(tái)階,徹底避免因量化誤差淹沒(méi)微弱信號(hào)細(xì)節(jié)。

同時(shí),XR8通過(guò)射頻前端 ASIC 集成化、電路布局精細(xì)化設(shè)計(jì),實(shí)現(xiàn)了系統(tǒng)級(jí)超低噪聲。這項(xiàng)特性在 PAM4 等低噪聲裕量的高速信號(hào)測(cè)試中尤其重要,同時(shí),它能穩(wěn)定捕捉 - 80dBm 以下的極微弱微波時(shí)域信號(hào),清晰分離高速互連中的微小抖動(dòng)分量、串?dāng)_耦合的弱信號(hào),即便在極小噪聲裕量下,也能還原無(wú)失真的干凈眼圖,從根源上避免因噪聲干擾導(dǎo)致的測(cè)試誤判。
軟件革新:將“智能化”融入每一個(gè)細(xì)節(jié)
XR8 的革新不止于硬件參數(shù),更在于從架構(gòu)到軟件的全鏈路體驗(yàn)升級(jí),真正實(shí)現(xiàn)了 “高性能不代表高門檻”。
XR8 搭載的新一代軟件平臺(tái),將 “智能化” 融入每一個(gè)操作細(xì)節(jié):增強(qiáng)型可視化功能讓復(fù)雜的眼圖、抖動(dòng)直方圖色彩分級(jí)清晰,即使是新手也能快速識(shí)別關(guān)鍵指標(biāo);智能 SCPI 應(yīng)用支持指令錄屏與播放,配合內(nèi)置波形生成仿真,自動(dòng)化測(cè)試流程的開(kāi)發(fā)周期大幅縮短,學(xué)習(xí)成本顯著降低。這種 “技術(shù)向下兼容,體驗(yàn)向上升級(jí)” 的設(shè)計(jì),讓不同經(jīng)驗(yàn)水平的工程師都能快速上手,真正做到 “讓工具適應(yīng)人,而非人適應(yīng)工具”。

從應(yīng)用場(chǎng)景來(lái)看,XR8 的 “多面手” 屬性精準(zhǔn)匹配了當(dāng)下復(fù)雜的研發(fā)需求。在高速計(jì)算芯片與先進(jìn)互連研發(fā)中,它能拆解10Gbps信號(hào)的微小抖動(dòng)與幅度失真,為芯片設(shè)計(jì)優(yōu)化提供數(shù)據(jù)支撐;在車載雷達(dá)抗干擾測(cè)試中,面對(duì)同頻 FMCW 雷達(dá)的互擾回波疊加,XR8 的優(yōu)異底噪與動(dòng)態(tài)范圍能分離真假目標(biāo)信號(hào),避免速度誤判與目標(biāo)閃爍,為自動(dòng)駕駛安全保駕護(hù)航;在復(fù)雜嵌入式系統(tǒng)中,它能同時(shí)覆蓋 DC、kHz 伺服、MHz 傳感與 GHz 高速互連的測(cè)量需求,通過(guò) FFT 分析、通道模擬等功能,一站式解決 “高速 + 微弱信號(hào) + 嘈雜環(huán)境” 的測(cè)量難題??梢哉f(shuō),XR8 的出現(xiàn),讓工程師在 “信號(hào)逼近物理極限” 的當(dāng)下,第一次擁有了 “長(zhǎng)期穩(wěn)定 + 極致精度” 的測(cè)量體驗(yàn)。
后記:今天的 XR8,不僅是對(duì)過(guò)往技術(shù)積累的傳承,更是對(duì)未來(lái)的前瞻布局,其先進(jìn)的互聯(lián)架構(gòu)、12 位 DSP/ADC 設(shè)計(jì),已預(yù)留了對(duì) PCIe 8、GDDR7X等下一代高速總線的適配能力,讓設(shè)備生命周期遠(yuǎn)超單一產(chǎn)品周期,為用戶提供長(zhǎng)期投資價(jià)值。

