EDA與制造相關(guān)文章 电子密码锁的EDA设计与实现 随着社会物质财富的日益增长,安全防盗已成为全社会关注的问题。基于EDA技术设计的电子密码锁,以其价格便宜、安全可靠、使用方便,受到了人们的普遍关注。而以现场可编程逻辑器件(FPGA)为设计载体,以硬件描述语言(VHDE)为主要表达方式,以QuartusⅡ开发软件和GW48EDA开发系统为设计工具设计的电子密码锁,由于其能够实现数码输入、数码清除、密码解除、密码更改、密码上锁和密码解除等功能,因此,能够满足社会对安全防盗的要求。 發(fā)表于:2011/1/10 首款利用分布式计算技术进行布局布线的IC方案 TalusVortexFX可显著提高生产率并提供更高容量,从而使得设计师能够顺畅地实现具有数百万个单元的设计,在使用现有硬件资源的同时运用串扰规避、高级片上变异(AOCV)和多模多角(MMMC)分析功能每天产生200-500万个单元级电路。TalusVortexFX是超大型复杂的先进节点设计的理想解决方案。 發(fā)表于:2011/1/10 基于PROTEUS技术的ARM7显示系统设计与仿真实现 基于PROTEUS技术的ARM7显示系统设计与仿真实现,本文通过液晶模块、LPC2138芯片组合设计出一个显示系统,同时运用Proteus技术对ARM7的LCD显示系统进行仿真,从而得到一种比较方便快捷的方式去学习ARM或设计ARM产品。 發(fā)表于:2011/1/10 基于SystemC的异构多核通信模块设计 本文在采用共享存储器通信机制的同时,基于SystemC 提出且建立事务级多核通 信模型,并利用MP3 解码程序实例证明了本模型有效的实现了多核间的通信。 發(fā)表于:2011/1/10 MATLAB辅助DSP设计的研究与实现 提出结合MATLAB来开发DSP系统的思想,阐述了实现该思想的两种工具,并详细介绍了使用 MATLAB Link for Code Composer Studio辅助DSP设计的相关内容。 發(fā)表于:2011/1/9 基于MATLAB在IIR滤波器的设计与仿真 传统的数字滤波器的设计使用繁琐的公式计算,改变参数后需要重新计算,从而在设计滤波器尤其是高阶滤波器时工作量很大。利用MATLAB信号处理箱可以快速有效地实现数字滤波器的设计与仿真。 發(fā)表于:2011/1/9 基于MATLAB与QUARTUS II的FIR滤波器设计与验证 在嵌入式导航计算机工程项目中,石英挠性加速度计的输出信号需进行数字滤波才能为导航计算机提供原始数据,为此需要设计一款FIR数字滤波器。这里使用 MATLAB软件和Altera公司的FPGA开发软件QuartusⅡ进行FIR滤波器的设计仿真,该设计方案能够直观检验滤波器的设计效果,提高设计效率,缩短设计周期。 發(fā)表于:2011/1/9 基于Simulink的数控振荡器性能仿真研究 本文在Simulink软件平台仿真LUTs技术实现NCOs时,累加器步长、累加器控制字等参数对NCOs性能的影响。重点讨论NCOs的频谱纯度问题,即如何抑制杂波分量,影响频谱纯度的因素以及如何提高无杂散动态范围(SpuriousFree Dynamic Range,SFDR)。 發(fā)表于:2011/1/9 基于Matlab GUI的模拟带通滤波器的设计 本文在Matlab GUI基础上设计了针对Chebyshev型模拟带通滤波器的设计分析软件。用户在使用时只需输入要设计的滤波器设计指标值,选择要设计的滤波器类型,即可在分析滤波器特性时只需选择相应菜单就能得出对应的特性。 發(fā)表于:2011/1/9 基于MATLAB的车牌识别系统的研究 从MATLAB编程运行结果看,这里采用的图像识别算法对车牌的定位非常有效,该算法可有效检测车牌图像的上下左右边框、旋转角度,准确分割及识别车牌字符。 發(fā)表于:2011/1/9 电磁干扰滤波器的构造原理与应用 随着电子设备、计算机和家用电器的大量涌现与广泛普及,电网干扰正日益严重并形成一种公害,因为这个干扰可导致电子设备无法正常工作。特别是瞬态电磁干扰,其电压幅度高、上升速率快、持续时间短、随机性强、容易对 發(fā)表于:2011/1/7 一些软件的抗干扰技术 1、软件看门狗的设计方案单片机或微机系统受到强干扰后可造成程序失控,使CPU进入死循环,或者使程序跑飞。利用“看门狗”技术能不断地监视程序运行的时间,一旦超过限定时间,就确认系统已经“死机& 發(fā)表于:2011/1/7 面向对称体系结构的FPGA仿真模型研究 本文提出了面向对称多核体系结构的FPGA仿真模型,以及基于该模型的多核/众核、SIMD体系结构的执行模式。相对于软硬件联合仿真方法,该仿真模型减少了软硬件协同逻辑并避免了设计复杂的软件划分算法。实验结果表明,面向对称多核体系结构的FPGA仿真模型能有效地减少仿真系统FPGA资源的需求,增大FPGA的仿真规模,并且其带来的仿真时间增量是可接受的。但该仿真模型主要是面向对称体系结构,而不适用于异构多核系统等非对称结构。 發(fā)表于:2011/1/7 从高频率到低频率IBIS无处不在 IBIS使得SPICE仿真选项显得不那么重要,因为仿真时间大大缩短,并且拥有同样的准确度。我所说的IBIS仿真时间更短,是相对于一个大型PCB系统需要数天或数周时间来完成一次晶体管级SPICE仿真而言的,其执行一次IBIS仿真只需数分钟或几小时的时间。通过一次IBIS仿真,您可以生成许多传输线响应和眼图。 發(fā)表于:2011/1/7 基于16位8通道DAS AD7606的可扩展多通道同步采样数据采集系统(DAS)的布局考虑 此电路笔记详细介绍针对采用多个AD7606器件应用而推荐的印刷电路板(PCB)布局。该布局在通道间匹配和器件间匹配方面进行了优化,有助于简化高通道数系统的校准程序。 發(fā)表于:2011/1/7 <…485486487488489490491492493494…>