頭條 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新資訊 基于NiosⅡ处理器的总线架构的SD卡设计 基于NiosⅡ处理器的总线架构的SD卡设计,SD存储卡以其大容量和小尺寸的特点,成为市面上各种嵌入式消费产品最常见的存储媒介,探讨SD卡设备的设计具有广泛的应用价值。这里将结合NiosⅡ处理器的总线架构,分析SD卡的接口协议和驱动程序设计方法,并给出SD卡 發(fā)表于:2011/10/10 利用DSP和CPLD增强数据采集的可扩展性 DSP虽然在算法处理上功能很强大,但其控制功能是非常弱的;而CPLD本身并不具有内部寄存器,虽然可以用CPLD的逻辑块来实现寄存器,但是这将耗费大量的CPLD资源。然而,CPLD的强项在于时序和逻辑控制。本文介绍的多路数据采集系统就是充分利用了DSP和CPLD的优点,将多个A/D转换单元通过CPLD映射到DSP的I/O地址空间,利用CPLD屏蔽A/D转换的初始化以及读写操作过程,使得DSP可以透过CPLD这个"黑匣子"快速、准确地获取数据。 發(fā)表于:2011/10/10 基于FPGA的可重构智能仪器设计 在可重构系统(ReconfigurableSystem)中,硬件信息(可编程器件的配置信息)也可以像软件程序一样被动态调用或修改。这样既保留了硬件计算的性能,又兼具软件的灵活性。尤其是大规模可编程器件FPGA的出现,实时电路重构思想逐渐引起了学术界的关注[3]。可重构的实现技术又很多种方式,包括DSP重构技术、FPGA重构、DSP+FPGA重构、可重组算法逻辑体系结构、可进化硬件(EHW)、本地重构/Internet远程重构、SOPC/SOC重构。 發(fā)表于:2011/10/10 一种基于NiosⅡ的可重构DSP系统设计 这种将常用的硬件模块生成指令,软、硬件并存的设计方法在FPGA中可实现较复杂的DSP运算。整个系统除了ADC、DAC和控制选择键盘外,都可在1片FPGA可编程芯片中实现。还可通过Avalon总线自定义各种接口模块组件,提高整个DSP系统的灵活性,将软件的灵活性和硬件的高速性予以结合。 發(fā)表于:2011/10/10 基于分布式系统的汽车生产线 电控系统由控制系统和生产现场两个部分组成。控制系统集中安装在主控制柜内。主控制柜内安装生产线plc控制器及i/o模块、变频调速器、信号端子排、电源单元和其他附属器件。系统还配有操作面板和触摸屏,用于电控系统的运行操作和运行状态及故障显示。 發(fā)表于:2011/10/10 基于FPGA的高精度超声波温度计设计 以超声波在介质中的传播速度随温度变化而变化的特点为设计原理,以FPGA为控制核心,设计了高精度超声波温度计。在FPGA上同时实现了高速信号控制模块、高频信号发生器模块、信号自动采集控制模块以及NIOS II软核处理器模块,解决了设计的关键性技术问题,并通过处理器实现了特殊的软件细分插补算法来对采集的数据进行分析处理。通过理论分析和实验,验证了该方法能够达到纳秒级超声波传播时间的测量,从而使设计能够实现分辨率优于0.001 ℃的温度测量。 發(fā)表于:2011/10/9 基于FPGA的1553B总线接口设计 在深入研究1553B总线标准的基础上,介绍了一种基于FPGA的总线接口通信模块的芯片设计方法。给出了总体设计方案,从模拟和数字两方面分析了各功能模块。最后在Xilinx软件中用VHDL编程,下载程序到硬件开发板中,验证设计的可靠性和准确性。 發(fā)表于:2011/10/9 基于AD9957的USB侧音测距信号发生器设计 以软件无线电思想为核心,基于PLD(可编程逻辑器件)的通用调制信号发生器的设计,进一步给出了实现中频USB侧音测距信号的硬件设计及软件的设计思想,仿真结果及片上硬件数据采集结果证明了输出信号的正确性,同时实现了灵活的参数可控性能。 發(fā)表于:2011/10/9 稀土掺杂半导体纳米晶研究获进展 与绝缘体纳米晶相比,半导体纳米晶的激子玻尔半径要大得多,因此量子限域效应对掺杂半导体纳米晶发光性能的影响变得很显著,从而有可能通过尺寸调控来设计一些具有新颖光电性能的发光材料。 發(fā)表于:2011/10/9 三星晒新技术:32nm双核CPU+1600万CMOS 此次三星展示的是自家最新研发的双核处理Exynos4212,它基于32nm工艺打造,主频由原先的1.2GHz提升至1.5GHz,相比上一代处理器来说,Exynos4212最大的亮点莫过于3D渲染性能提升近50%左右。这款处理器已经率先用在GalaxySIILTE手机上。 發(fā)表于:2011/10/9 <…343344345346347348349350351352…>