一種寬輸入范圍高PSR帶隙基準電路設計
所屬分類:技術論文
上傳者:wwei
文檔大小:3838 K
標簽: 帶隙基準 PSR 預調節(jié)電路
所需積分:0分積分不夠怎么辦?
文檔介紹:從DC-DC芯片電路的實際設計需求出發(fā),設計了一款輸入電壓范圍在2.5~15 V的帶隙基準電路。通過預調節(jié)電路的設計,帶隙基準核輸出的基準電壓轉化為一個穩(wěn)定的電流源,形成的負反饋結構給帶隙基準核自身提供供電電壓,提高了電源電壓范圍上限;通過電壓選擇電路,在電源電壓低于5 V時使帶隙基準核直接由電源電壓供電,拓寬了電源電壓范圍的下限。同時,預調節(jié)電路和帶隙基準核中共源共柵結構為電路帶來了良好的電源抑制特性。設計基于0.25 μm BCD工藝,完成了原理圖、版圖設計以及仿真,結果表明設計在-55 ℃~125 ℃的溫度范圍內,可以輸出穩(wěn)定的0.8 V電壓,溫度系數為7.78 ppm/℃;低頻條件下PSR達到159 dB,線性調整率為0.001 2%。
現在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。