| 一种基带芯片抗温漂时钟控制方法及实现 | |
| 所屬分類:技术论文 | |
| 上傳者:wwei | |
| 文檔大?。?span>3974 K | |
| 標(biāo)簽: 多模 温漂 校准 | |
| 所需積分:0分積分不夠怎么辦? | |
| 文檔介紹:针对多模基带芯片在空闲态下因32 kHz时钟温漂导致网络时基跟踪误差过大的技术难题,提出一种融合高频时钟延长校准、两级PLL级联架构及硬件自动切换机制的时钟控制方案。通过高频校准单元协同时间处理单元(TPU)与睡眠模块(LPM),在空闲态维持高频时钟工作以动态校准32 kHz时钟温漂,并利用两级PLL级联生成高精度基准时钟,结合硬件电路实现高低频时钟的无毛刺切换。 | |
| 現(xiàn)在下載 | |
| VIP會(huì)員,AET專家下載不扣分;重復(fù)下載不扣分,本人上傳資源不扣分。 | |
Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2