應用于CMOS圖像傳感器的低功耗電容縮減循環(huán)ADC
所屬分類:技術論文
上傳者:aet
文檔大?。?span>490 K
標簽: CMOS圖像傳感器 循環(huán)模數轉換器 電容縮減
所需積分:0分積分不夠怎么辦?
文檔介紹:提出了一種應用于CMOS圖像傳感器的低功耗電容縮減型循環(huán)ADC。該ADC在最高有效位(MSB)量化結束后,采樣及反饋電容值減為之前的一半,使ADC中開關電容電路的功耗相應減少。同時該ADC在采樣階段應用運放消失調技術,對運放失調電壓的敏感度降低。在0.18 μm CMOS工藝下應用該結構設計了一個11 bit、833 kS/s的循環(huán)ADC。Spectre仿真表明,該ADC的信噪失真比(SNDR)為64.49 dB,無雜散動態(tài)范圍(SFDR)為68.38 dB,在1.8 V電源電壓下的功耗為270 μW。與傳統(tǒng)結構相比,該ADC的功耗降低了32%。
現在下載
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。