解決方案 Xilinx SDAccel 环境 :为数据中心带来最佳单位功耗性能[可编程逻辑][其他] 最近赛灵思同瑞士苏黎世联邦理工学院(ETH Zurich)联合开展的一系列研究发现,基于 FPGA 的应用加速想比 CPU/GPU实现方案,单位功耗性能可提升 25 倍,而时延则缩短了 50 到 75 倍,与此同时还能实现出色的 I/O 集成(PCIe、DDR4SDRAM 接口、高速以太网等) 。换言之,FPGA 能在单芯片上提供高能效硬件应用加速所需的核心功能,并同时提供每个开发板目标功耗低于 25W 的的解决方案。 發(fā)表于:2014/11/26 下午2:10:00 为何使用Zynq SoC可以让企业产品利润激增?[可编程逻辑][其他] 2011年年末赛灵思推出Zynq®-7000 All Programmable SoC之后已经催生出众多产品。Zynq SoC现在已经成为全球众多最具创新性的最新产品的核心,如:汽车、医疗与安全监控产品、以及使工厂变得更安全、更环保和更高效的先进电机控制系统。另外,Zynq SoC也在新一代有线和无线通信基础设施设备以及众多新兴物联网应用中赢得一席之地。 發(fā)表于:2014/9/29 上午10:27:13 利用 Zynq-7000 All Programmable SoC 实现针对 DSP 功能的软件加速[嵌入式技术][其他] 本演示介绍了 Zynq-7000 All Programmable SoC 及其利用 NEON 引擎或硬件加速功能实现软件加速的能力。敬请查看 Zynq-7000 SoC 在面向数据采集和加速数字信号处理(DSP)功能的单芯片参考设计中的灵活性优势,其不仅可对软件进行加速,还能充分利用处理器与可编程逻辑之间的低延迟和高性能数据传送性能。 發(fā)表于:2014/9/26 上午9:59:16 增强现实技术助力空客公司未来工厂—采用赛灵思Zynq SoC[可编程逻辑][其他] 上周在NIWeek大会上,空客公司透露了一些它的“未来工厂”计划的一些细节,在这个未来工厂中,飞机的组装将会耗费更少的人力,更多的自动化元素。这一伟大的愿景会涉及到具有合作能力的机器人,自动化检测和机器辅助工具的使用,所有的这些应用都需要涉及到视觉识别系统和人机交流技术。 發(fā)表于:2014/9/26 上午9:53:48 Zynq SoC Mini-ITX演示例程--使用部分可重配置实现SDR应用[可编程逻辑][其他] 来自安富利公司的技术市场工程师Tom Curran演示SDR(软定义无线功能)应用程序,当然这个应用程序是运行在安富利Zynq Mini-ITX开发板卡上的Zynq SoC芯片上的。这个演示例程是来自在San Jose(美国地名)举办的X-fest展览大会,硬件部分使用了模拟器件AD9361,这是一款高性能高集成的RF(射频)信号敏感收发芯片,展示了Zynq SoC芯片的部分可重配置的特性。 發(fā)表于:2014/9/25 上午11:22:35 Zynq SoC和传感器融合演示例程(X-fest大会)[嵌入式技术][其他] 上周在San Jose举办的为期一天的Avnet X-fest展览大会上,全球技术市场工程师Dan Rozwood展示了一个他完成了基于Zynq的传感器融合演示例程。 發(fā)表于:2014/9/25 上午11:19:12 实践电子套件令学生工程实验室再度生气勃勃[EDA与制造][其他] 我非常高兴地看到,电子行业主动为对工程设计感兴趣的学生们开发精良的实践学习工具。 电子行业领导厂商之间的此类协作将赋予学习软硬件的学生们以实际经验。 太多的工程专业毕业生在进入电子行业时,对理论知识有很好的掌握,但实践经验不足。 此类努力将有助于把工具放到学生手里,以弥补这一不足。 發(fā)表于:2014/9/23 上午9:27:50 C-RAN组网时的CPRI时延抖动测试方法[模拟设计][其他] 集中基带池和分布式射频拉远技术是4G LTE无线接入网组网的发展趋势。为了节省光纤资源,会把基带池和多个射频拉远模块间的CPRI链路复用在一根光纤上进行传输,由此增加的时延抖动是否会影响系统可靠性是设计组网方案时要重点考虑的因素。本文介绍了一种利用是德公司(原安捷伦公司电子测量仪器部)的高带宽实时示波器进行C-RAN组网时的CPRI时延抖动测试的方法,并根据实际测试结果对彩光直驱和OTN承载两种方式的时延抖动进行了分析。 發(fā)表于:2014/9/18 上午10:59:12 使用Keil C进行51单片机延时程序编写的几点心得[嵌入式技术][其他] 应用单片机的时候,经常会遇到需要短时间延时的情况。需要的延时时间很短,一般都是几十到几百微妙(us)。有时候还需要很高的精度,比如用单片机驱动 DS18B20的时候,误差容许的范围在十几us以内,不然很容易出错。这种情况下,用计时器往往有点小题大做。而在极端的情况下,计时器甚至已经全部派上了别的用途。这时就需要我们另想别的办法了。 發(fā)表于:2014/8/25 上午12:00:00 开源式OLED手表[显示光电][其他] 很多精巧的开源硬件项目都是由在日常工作中以Altium Designer作为研发工具的电子工程师和PCB设计工程师完成的。而正在茁壮成长的新一代工程师们的表现也十分亮眼。新西兰坎特伯雷大学工程系大四学生Jared Sanson最近完成了一个令人惊叹的开源项目――开源式OLED手表。 發(fā)表于:2014/8/19 上午10:11:00 <…259260261262263264265266267268…>