頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 賽普拉斯全新可編程振蕩器系列 賽普拉斯半導(dǎo)體公司(納斯達克股票交易代碼:CY)今日推出一款全新高性能可編程振蕩器系列,可為嵌入式系統(tǒng)提供業(yè)界最佳的抖動性能和廣泛的輸出頻率。CY294X可編程振蕩器的性能高于40/100GbE、SyncE、IEEE 1588等高速接口標(biāo)準(zhǔn)苛刻的參考時鐘要求,是交換機、路由器、無線基站、光纖入戶(FTTH)集線器以及任何需要高性能時鐘的網(wǎng)絡(luò)應(yīng)用的理想選擇。 發(fā)表于:5/13/2016 萊迪思半導(dǎo)體針對工業(yè)市場提供增強的視頻橋接解決方案 萊迪思半導(dǎo)體公司(NASDAQ: LSCC),客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,今日宣布針對工業(yè)市場推出19款HDMI®產(chǎn)品。HDMI發(fā)送器、接收器、端口處理器和視頻處理器套件保證了無縫的“即插即用”連接,超越了傳統(tǒng)消費電子和移動應(yīng)用。 發(fā)表于:5/13/2016 Sentral Group使用Mentor新一代Capital制造技術(shù) Mentor Graphics公司(納斯達克代碼:MENT) 今天宣布,線束和特殊電纜的美國制造商 Sentral Group 通過部署 Mentor Capital® 套件中的生產(chǎn)制造模塊,顯著改進了線束生產(chǎn)制造設(shè)計流程。由此,從設(shè)計接收到車間都實現(xiàn)了大量自動化和連續(xù)數(shù)據(jù)流,進而壓縮周轉(zhuǎn)時間、最大幅度減少錯誤并降低工程成本。 發(fā)表于:5/13/2016 是德科技為 IMS-SIP 網(wǎng)絡(luò)仿真器軟件添加增強型語音服務(wù)編解碼器 是德科技公司(NYSE:KEYS)日前宣布為 Keysight E6966B IMS-SIP 網(wǎng)絡(luò)仿真器軟件添加新的 3GPP 增強型語音服務(wù)(EVS)編解碼器。此外,是德科技還在其 LTE/LTE-A 測試應(yīng)用軟件中添加更多的 IMS/VoLTE 控制功能,從而使運行該應(yīng)用軟件的 UXM 無線測試儀功能進一步增強。 發(fā)表于:5/11/2016 慧銳Customer Engagement Optimization解決方案 慧銳系統(tǒng)有限公司(Verint® Systems Inc.,納斯達克股票代碼:VRNT)日前宣布,全球知名集裝箱航運公司部署了Verint企業(yè)人力資源管理軟件解決方案,該方案包括桌面流程分析及績效管理。該企業(yè)將在其處理流程工作的全球服務(wù)中心應(yīng)用這些技術(shù),以推動企業(yè)后臺辦公運營取得卓越成果。 發(fā)表于:5/10/2016 改進的時鐘偏斜誤差校正方法的FPGA實現(xiàn) 利用改進的完美重構(gòu)方法對多A/D采樣系統(tǒng)的時鐘偏斜誤差校正方法進行了FPGA實現(xiàn)。采用自頂向下和模塊化的設(shè)計方法,實現(xiàn)了多路采樣數(shù)據(jù)的相位同步模塊、數(shù)據(jù)位置映射模塊、并行多相濾波器組模塊以及多路數(shù)據(jù)合成模塊。對完美重構(gòu)方法中的濾波器組運用多相分解技術(shù)將其化為并行結(jié)構(gòu)濾波器組,對輸出數(shù)據(jù)采用流水線結(jié)構(gòu)加法器組進行處理,降低了系統(tǒng)運算延遲,提高了系統(tǒng)的實時性。在MATLAB和ModelSim中進行仿真,結(jié)果表明了該實現(xiàn)的正確性和有效性。 發(fā)表于:5/10/2016 免費軟件工具讓用戶通過STM8微控制器開發(fā)微型智能設(shè)備 橫跨多重電子應(yīng)用領(lǐng)域、全球領(lǐng)先的半導(dǎo)體供應(yīng)商意法半導(dǎo)體 (STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)進一步擴大其深受市場歡迎的STM8微控制器的選擇范圍,支持智能裝置設(shè)計人員選用STM8微控制器開發(fā)方便現(xiàn)代工作生活的經(jīng)濟型計算任務(wù)。 發(fā)表于:5/10/2016 基于端系統(tǒng)應(yīng)用的分組I/O加速技術(shù) 在網(wǎng)絡(luò)系統(tǒng)中,優(yōu)化端系統(tǒng)的數(shù)據(jù)路徑能夠使數(shù)據(jù)在網(wǎng)絡(luò)接口和應(yīng)用程序之間快速移動。因此,研究基于端系統(tǒng)應(yīng)用的分組I/O加速技術(shù),對分組I/O的發(fā)送和接收路徑分別優(yōu)化,有助于提高數(shù)據(jù)移動效率,減少CPU停滯,實現(xiàn)內(nèi)存并行處理。本文提出分組I/O接收端流親和技術(shù), 分組I/O發(fā)送端鏈?zhǔn)桨l(fā)送技術(shù)?;谕ㄓ枚嗪颂幚砥骱虵PGA搭建端系統(tǒng)實驗環(huán)境,并對分組I/O加速后的端系統(tǒng)進行性能測試,實驗結(jié)果表明,采用分組I/O加速技術(shù)的端系統(tǒng),能夠使報文收發(fā)性能提升2.14倍。 發(fā)表于:5/9/2016 怎樣自制最經(jīng)濟簡單的FPGA開發(fā)板 怎樣自制最經(jīng)濟簡單的FPGA開發(fā)板--看到的好東西 FPGA 和單片機近期的技術(shù)發(fā)展,給設(shè)計人員提供了極其開闊的舞臺.先說FPGA,現(xiàn)在最簡單的開發(fā)系統(tǒng)是: 發(fā)表于:5/9/2016 基于FPGA抗高沖擊機載雷達回波存儲系統(tǒng)設(shè)計 機載多普勒雷達回波正交兩路信號數(shù)據(jù)量大,傳輸速率高。機載環(huán)境復(fù)雜并且如果發(fā)生空難,存儲設(shè)備跌落將經(jīng)受高沖擊作用,殼體極易變形使內(nèi)部電路損壞,導(dǎo)致所記錄數(shù)據(jù)丟失。傳統(tǒng)總線式控制數(shù)據(jù)記錄儀存儲容量小,傳輸速率慢,無法承受跌落沖擊。針對這些問題,設(shè)計了基于硬件控制的雙通道雷達回波存儲系統(tǒng),可以存儲兩路共128 GB數(shù)據(jù),存儲速率可達160 MB/s,并提出合理的機械結(jié)構(gòu)設(shè)計,進行兩級緩沖防護。實驗結(jié)果表明,系統(tǒng)在高沖擊惡劣環(huán)境下數(shù)據(jù)可以有效回讀。 發(fā)表于:5/9/2016 ?…164165166167168169170171172173…?