頭條 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新資訊 基于嵌入式Linux的TFT LCD IP及驱动的设计 本文设计实现了一个简单的基于Avalon总线的TFT LCD控制器,能实现640×480,颜色深度为16bit的彩色图形显示,可应用于各种TFT LCD,亦可改写为VGA控制器,有较大的灵活性。根据设计好的控制器编写了相应的Linux下的FrAME buffer驱动程序。很好的实现了界面环境的开发,可以用于很多手持设备的电子产品。该设计最大的特点是有很强的可移植性,不论是控制器的设计还是Frame buffer驱动程序的设计都很灵活。 發(fā)表于:2012/2/24 VHDL语言应用实例指导 VHDL中的标识符可以是常数、变量、信号、端口、子程序或参数的名字。 發(fā)表于:2012/2/24 基于DSP和CPLD的运动控制器的研究 目前,以DSP为核心的嵌入式运动控制器已经成为开放式运动控制器的发展主流,并获得广泛的应用。本文通过对运动控制器基本功能的研究,在分析、消化已有的基于DSP的运动控制器硬件资源基础上,开发了运动控制器的软件系统,详细介绍了运动控制器的软件设计。 發(fā)表于:2012/2/23 一种基于FPGA的真随机数发生器设计与实现 设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在XilinxVirtex-5平台的测试实验中,探讨了振荡器数量以及采样频率等参数对随机序列的统计特性的影响。测试结果表明本设计产生的随机序列能够通过DIEHARD测试,性能满足要求。由于仅使用了普通逻辑单元,使得本设计能够迅速移植到ASIC设计,大大缩短了开发周期。 發(fā)表于:2012/2/23 基于μC/OS-II的多窗口显示屏控制器 本设计充分利用了Nios II 32位处理器的高性能和μC/OS-II实时操作系统高效的任务调度算法,实现了单屏幕多窗口显示,显示屏控制变得更加灵活。整个控制系统在1片FPGA芯片上完成,有效降低了系统的成本。 發(fā)表于:2012/2/23 Altera首次演示FPGA与100-Gbps光模块的互操作性 Altera公司(NASDAQ:ALTR)今天宣布,使用28-nm Stratix® V GT FPGA成功演示了与100-Gbps光模块的互操作性,从而支持实现下一代100-Gbps网络。这是业界第一次演示FPGA与100-Gbps光模块的互操作性,表明了Altera®致力于帮助系统工程师和生产商开发高密度、低功耗光网络。在发布今天的新闻之前,Altera还于2011年9月宣布,Gennum和Altera为下一代100Gb/s网络演示了4x25Gb/s IC。这些解决方案相结合,增强了公司的光模块产品,为业界应用28 Gbps技术开辟了新途径。 發(fā)表于:2012/2/23 Synopsys推出可用于TSMC 28纳米工艺的DesignWare嵌入式存储器和逻辑库 全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技有限公司(Synopsys, Inc., 纳斯达克股票市场代码:SNPS)日前宣布:即日起推出其用于台湾积体电路制造股份有限公司(TSMC)28纳米高性能(HP)和移动高性能(HPM)工艺技术的DesignWare®嵌入式存储器和逻辑库知识产权(IP)。Synopsys的DesignWare嵌入式存储器和逻辑库专为提供高性能、低漏电及动态功率而设计,使工程师们能够优化其整个系统级芯片(SoC)设计的速度与能效,这种平衡在移动应用中至关重要。与DesignWareSTAR Memory System®的嵌入式测试与修复技术相结合,Synopsys的嵌入式存储器和标准元件库为设计者提供了一个先进、全面的IP解决方案,可生成高性能、低功耗的28纳米SoC,并降低了测试与制造成本。 發(fā)表于:2012/2/22 CPLD与16C554在航空发动机参数采集器中的应用 通过16C554扩展串口,其硬件接口电路简单;复杂可编程器件CPLD的使用,将DSP较强的逻辑控制、数据处理能力以高集成度、高可靠性、高速度有机地结合起来,从而使设计的系统具有较高的性能价格比,设计成本和风险大大降低。 發(fā)表于:2012/2/22 基于Nios Ⅱ软核的人脸检测系统设计 本文的人脸检测跟踪系统利用32 位Nios Ⅱ软核处理器在FPGA上完成设计, 减小了系统的体积,而且在PC上开发的程序可移植到Nios Ⅱ处理器上,实现了片上系统。Nios 是性价比较高的微处理器软核,可以方便地把用户需要的接口和自定义的逻辑加入到系统中。本文介绍的方法体现了SoPC 嵌入式系统的灵活性。因此,这种方法能够有效地缩短开发周期、 同时能够延长产品的生命周期、 可以不断地在原有产品的基础上进行升级设计。 發(fā)表于:2012/2/21 基于DSP和FPGA的水下目标定位系统的信号处理模块设计 针对水下目标的主被动定位功能需求和具体的技术指标要求,结合数字信号处理器(DSP)和现场可编程门阵列(FPGA)的各自优势,设计了基于DSP及FPGA的数字信号处理模块,以此处理模块为硬件平台,编程实现了相应的时延估计应用程序,并进行了实验验证,实验结果表明此信号处理系统时延估计精度高,满足了目标定位的要求。 發(fā)表于:2012/2/21 <…307308309310311312313314315316…>