EDA與制造相關(guān)文章 AutoCAD垂直產(chǎn)品的文字鏡像問(wèn)題處理 鏡像對(duì)創(chuàng)建對(duì)稱的對(duì)象非常有用,因?yàn)榭梢钥焖俚乩L制半個(gè)對(duì)象,然后將其鏡像,而不必繪制整個(gè)對(duì)象。但有時(shí)候,希望圖形翻轉(zhuǎn)但是其中包含的文字并不反轉(zhuǎn),那么就需要有一點(diǎn)點(diǎn)技巧。 發(fā)表于:2012/2/29 BOOST電路的PSpice仿真分析 本文應(yīng)用PSpice對(duì)BOOST電路的全部工作過(guò)程進(jìn)行了仿真,對(duì)電路中儲(chǔ)能元件的各種工作狀態(tài)進(jìn)行了分析,并從能量傳遞角度闡述了電路狀態(tài)轉(zhuǎn)換的本質(zhì)原因,加深了對(duì)BOOST電路全部工作狀態(tài)的理解。 發(fā)表于:2012/2/28 視頻圖像振動(dòng)測(cè)試技術(shù)應(yīng)用研究 介紹了基于普通USB數(shù)碼攝像頭與PC機(jī)作為硬件設(shè)備的視頻圖像振動(dòng)測(cè)試技術(shù),并采用該技術(shù)識(shí)別了索模型的一階、二階模態(tài)參數(shù)?;贛atlab軟件編制相應(yīng)程序,獲取結(jié)構(gòu)振動(dòng)的位移時(shí)程曲線,采用模態(tài)分析確定索模型的一階、二階頻率以及相應(yīng)的振型。試驗(yàn)結(jié)果表明,該測(cè)振系統(tǒng)實(shí)現(xiàn)低頻結(jié)構(gòu)的振動(dòng)測(cè)試是可行的,同時(shí)可以逐步應(yīng)用于工程實(shí)際。 發(fā)表于:2012/2/27 基于Cadence的高速PCB設(shè)計(jì)方案 人們對(duì)于通信的要去總是朝著“快”的方向發(fā)展,要求信號(hào)的傳輸和處理的速度越來(lái)越快,相應(yīng)的,高速PCB的應(yīng)用也越來(lái)越廣。高速電路有兩個(gè)方面的含義:一是頻率高,通常認(rèn)為數(shù)字電路的頻率達(dá)到或是超過(guò)45MHz至50MHz,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)系統(tǒng)的三分之一,就稱為高速電路。另外從信號(hào)的上升與下降時(shí)間來(lái)考慮,當(dāng)信號(hào)的上升時(shí)間小于6倍信號(hào)傳輸延時(shí)時(shí)即認(rèn)為信號(hào)是高速信號(hào),此時(shí)考慮的與信號(hào)的具體頻率無(wú)關(guān)。 發(fā)表于:2012/2/25 DesignSpark PCB的”Library Manager” 簡(jiǎn)介 DesignSparkPCB的LibraryManager是能讓用家:以2D形式原理圖符號(hào)及PCB符號(hào),以3D形式觀看元器件,建立新的數(shù)據(jù)庫(kù)(Library),建立、修改、刪除原理圖符號(hào)、PCB符號(hào)及元器件,插入更多更新數(shù)據(jù)庫(kù).今次這篇教學(xué)會(huì)向大家介紹LibraryManager內(nèi)用戶接口的不同按鈕及其實(shí)質(zhì)功能 發(fā)表于:2012/2/25 電路板制板可測(cè)試性技術(shù)分析 電路板制板可測(cè)試性的定義可簡(jiǎn)要解釋為:電路板測(cè)試工程師在檢測(cè)某種元件的特性時(shí)應(yīng)該盡可能使用最簡(jiǎn)單的方法來(lái)測(cè)試,以確定該元件能是否到達(dá)預(yù)期的功能需求。 發(fā)表于:2012/2/25 使用 DesignSpark PCB 的六大理由 DesignSpark PCB 是一套由RS Components 開發(fā)的印刷電路板(PCB) 設(shè)計(jì)工具,擁有強(qiáng)大功能,而且完全免費(fèi)!你可以使用DesignSpark 進(jìn)行原理圖捕獲(Schematic Capture)、設(shè)計(jì)及編輯原理圖和電路板布線圖,只需使用Translate to PCB 功能,即可把原理圖轉(zhuǎn)換成布線圖。 發(fā)表于:2012/2/24 基于MSI的N進(jìn)制計(jì)數(shù)器設(shè)計(jì)方法研究 以多種種典型的中規(guī)模集成(MSI)計(jì)數(shù)器芯片為例,采用反饋置零法(復(fù)位法)、反饋置數(shù)法(置位法)和級(jí)聯(lián)法來(lái)構(gòu)成任意進(jìn)制計(jì)數(shù)器。最后總結(jié)出詳細(xì)的設(shè)計(jì)步驟。 發(fā)表于:2012/2/24 一種基于ASIC的高速異步FIFO設(shè)計(jì) 分析了異步FIFO的結(jié)構(gòu)和關(guān)鍵技術(shù),在與利用格雷碼作為異步FIFO指針編碼對(duì)比的基礎(chǔ)上,提出了一種采用移位碼編碼方式的FIFO,不僅減小了亞穩(wěn)態(tài)出現(xiàn)的概率,也簡(jiǎn)化了電路結(jié)構(gòu),降低了電路面積和功耗,在此基礎(chǔ)上也縮短了電路的關(guān)鍵路徑,工作頻率明顯提升。根據(jù)仿真和綜合結(jié)果顯示,本文設(shè)計(jì)的FIFO工作性能穩(wěn)定可靠。 發(fā)表于:2012/2/22 如何用DesignSpark PCB來(lái)進(jìn)行原理圖捕獲(Schematic Capture) 繪畫原理圖是DesignSparkPCB兩大主要功能之一.當(dāng)開啟了.SCH格式檔案(Schematicfile)后,左邊的窗口是ComponentBin,負(fù)責(zé)暫時(shí)儲(chǔ)存設(shè)計(jì)者在設(shè)計(jì)時(shí)所需要用到的零件,由于它會(huì)長(zhǎng)期存在,如果設(shè)計(jì)者不想它的存在,可以按取消。 發(fā)表于:2012/2/22 Altium攜手 FTDI合作開發(fā)全新板級(jí)元件 下一代電子設(shè)計(jì)軟件與服務(wù)開發(fā)商Altium公司近日宣布, Altium Designer 現(xiàn)已包含F(xiàn)TDI公司的全系列板級(jí)IC元件解決方案,通過(guò) AltiumLive 網(wǎng)站即可獲得。Altium Designer用戶現(xiàn)在可以直接訪問(wèn)FTDI芯片設(shè)備全系列的新元件,以滿足他們的USB連接需求。 發(fā)表于:2012/2/20 PowerPCB信號(hào)完整性整體設(shè)計(jì)分析[圖] 信號(hào)完整性問(wèn)題是高速PCB設(shè)計(jì)者必需面對(duì)的問(wèn)題。阻抗匹配、合理端接、正確拓?fù)浣Y(jié)構(gòu)解決信號(hào)完整性問(wèn)題的關(guān)鍵。傳輸線上信號(hào)的傳輸速度是有限的,信號(hào)線的布線長(zhǎng)度產(chǎn)生的信號(hào)傳輸延時(shí)會(huì)對(duì)信號(hào)的時(shí)序關(guān)系產(chǎn)生影響,所以PCB上的高速信號(hào)的長(zhǎng)度以及延時(shí)要仔細(xì)計(jì)算和分析。 發(fā)表于:2012/2/17 三相異步電機(jī)的Z-SOURCE驅(qū)動(dòng)性能分析 通過(guò)SIMULINK/MATLAB對(duì)Z-SOURCE驅(qū)動(dòng)系統(tǒng)進(jìn)行仿真,研究電機(jī)在滿負(fù)荷和空載兩種情況下的電流、轉(zhuǎn)速和電磁轉(zhuǎn)矩,得到了一個(gè)滿意的控制結(jié)果。 發(fā)表于:2012/2/17 微弱信號(hào)檢測(cè)方法研究 噪聲是限制微弱信號(hào)檢測(cè)系統(tǒng)的首要因素。對(duì)于微弱信號(hào)檢測(cè)來(lái)說(shuō),如能有效克服噪聲,就可提高信號(hào)檢測(cè)的靈敏度。研究利用自適應(yīng)濾波和小波分析來(lái)對(duì)微弱信號(hào)進(jìn)行降噪,通過(guò)Matlab仿真證明,自適應(yīng)濾波和小波分析對(duì)噪聲有著很強(qiáng)的抑制作用。 發(fā)表于:2012/2/15 基于Walsh特征的快速人臉檢測(cè)方法 通過(guò)構(gòu)造Walsh變換矩陣,得到相互正交且形狀豐富的Walsh特征算子,將Walsh特征應(yīng)用于快速人臉檢測(cè)。Matlab的仿真實(shí)驗(yàn)結(jié)果表明,由Walsh特征得到的強(qiáng)分類器比傳統(tǒng)的Haar特征得到的強(qiáng)分類器分類速度快,精度高。 發(fā)表于:2012/2/14 ?…432433434435436437438439440441…?