EDA與制造相關文章 时钟抖动时域分析(二) 本文介绍了使用某个滤波或未滤波时钟源时,如何正确地估算数据转换器的SNR。表9 概括了得到的结果。尽管时钟输入的带通滤波器对于最小化时钟抖动是必要的,但实验表明它会降低时钟转换速率,并使ADC 的孔径抖动降级。因此,最佳的时钟解决方案应包括一个限制相噪影响的带通滤波器,以及一定的时钟振幅放大和转换速率,目的是最小化ADC 的孔径抖动。 發(fā)表于:2012/3/21 Mathworks 完善代码生成工具家族系列 新版本的 MATLAB 和 Simulink引进了 HDL Coder,可以从 MATLAB 或 Simulink中 自动生成 HDL 代码,用于 FPGA 或 ASIC 上的原型设计和实现;此外,还发布了 HDL Verifier,用来取代 EDA Simulator Link 并增加 Altera FPGA 硬件在环支持。有了这两个产品,MathWorks 现在可提供利用 MATLAB 和 Simulink 进行 HDL 代码生成和验证的能力。R2012a 还更新了 84 种其它产品,包括Polyspace 嵌入式软件验证产品。 發(fā)表于:2012/3/20 基于Extend的舰船装备维修流程建模与仿真研究 通过分析一般舰船装备的维修流程,应用现有流程仿真软件Extend平台对舰船装备的维修流程进行建模和仿真。设置模型参数,根据模型运行结果分析模型设置的合理性,对维修的决策进行优化。 發(fā)表于:2012/3/16 MATHWORKS 应用基于模型的设计为ISO 26262 项目提供定制服务 MathWorks日前宣布针对 ISO 26262 项目启动专用的基于模型的设计的咨询服务。现在,汽车工程师在使用MATLAB和Simulink开发需要满足 ISO 26262 标准的高完整性嵌入式系统时,就可以应用ISO 26262 流程部署咨询服务。 發(fā)表于:2012/3/14 Synopsys为更快速的SoC验证推出下一代验证IP 球领先的电子器件和系统设计、验证和制造软件及知识产权(IP)供应商新思科技有限公司(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)日前宣布:推出基于全新VIPER架构的DiscoveryTM 系列验证知识产权(Verification IP,简称VIP)。它完全采用SystemVerilog语言编写,并对UVM、VMM和OVM方法学提供原生性支持;因此Discovery VIP为加快并简化最复杂系统级芯片(SoC)设计的验证工作提供了内在性能、易用性及可扩展性。 發(fā)表于:2012/3/14 SpringSoft推出第三代侦错平台Verdi3,大幅提高验证生产力 全球EDA领导厂商SpringSoft公司,今天发表该公司第三代自动化IC设计侦错产品。新的Verdi3产品让用户借由自定功能、定制环境以及增强工具间的互操作性来建立完整的IC侦错平台,该产品同时也具备新一代软件架构以增加产品效能与容量的提升。 發(fā)表于:2012/3/8 大型直线稀疏阵列的迭代FFT算法优化 提出了一种基于迭代FFT算法的大型直线稀疏阵列(可放置阵元的栅格数为1 000)的旁瓣电平优化方法,并给出了详细的优化步骤。在给定的旁瓣约束条件下,利用阵列因子与阵元激励之间存在的傅里叶变换关系,对不同的初始随机阵元激励分别进行迭代循环来降低稀疏阵列的旁瓣电平。在迭代过程中,根据稀疏率将阵元激励按幅度大小置1置0来完成阵列稀疏。仿真实验证明了该方法的高效性和稳健性。 發(fā)表于:2012/3/7 Altium推出Altium Designer 12 下一代电子设计软件与服务开发商Altium公司近日宣布推出Altium Designer 12,这是其广受赞誉的一体化电子设计解决方案Altium Designer 的最新版本。Altium Designer 12在德国纽伦堡举行的嵌入式系统暨应用技术论坛上发布,距AltiumLive和新Altium Designer 10平台的初次发布为时一年。 發(fā)表于:2012/3/5 SpringSoft与Synopsys运用侦错技术加速系统芯片的通讯协议验证 全球EDA领导厂商SpringSoft与Synopsys,今日共同宣布他们建立SpringSoft Verdi自动侦错系统与Synopsys的通讯协议分析器(Protocol Analyzer)之间的紧密连结。作为Synopsys Discovery VIP家族的一部分,Synopsys的通讯协议分析器能让工程师快速了解、鉴别设计中的通讯协议并进行侦错。透过这个连结,鉴别出的通讯协议违例和错误能够无缝地传送至Verdi的侦错环境中,以进行信号层的详细分析,并快速地找出造成违例及错误的源头。 發(fā)表于:2012/2/29 AutoCAD垂直产品的文字镜像问题处理 镜像对创建对称的对象非常有用,因为可以快速地绘制半个对象,然后将其镜像,而不必绘制整个对象。但有时候,希望图形翻转但是其中包含的文字并不反转,那么就需要有一点点技巧。 發(fā)表于:2012/2/29 BOOST电路的PSpice仿真分析 本文应用PSpice对BOOST电路的全部工作过程进行了仿真,对电路中储能元件的各种工作状态进行了分析,并从能量传递角度阐述了电路状态转换的本质原因,加深了对BOOST电路全部工作状态的理解。 發(fā)表于:2012/2/28 视频图像振动测试技术应用研究 介绍了基于普通USB数码摄像头与PC机作为硬件设备的视频图像振动测试技术,并采用该技术识别了索模型的一阶、二阶模态参数。基于Matlab软件编制相应程序,获取结构振动的位移时程曲线,采用模态分析确定索模型的一阶、二阶频率以及相应的振型。试验结果表明,该测振系统实现低频结构的振动测试是可行的,同时可以逐步应用于工程实际。 發(fā)表于:2012/2/27 基于Cadence的高速PCB设计方案 人们对于通信的要去总是朝着“快”的方向发展,要求信号的传输和处理的速度越来越快,相应的,高速PCB的应用也越来越广。高速电路有两个方面的含义:一是频率高,通常认为数字电路的频率达到或是超过45MHz至50MHz,而且工作在这个频率之上的电路已经占到了整个系统的三分之一,就称为高速电路。另外从信号的上升与下降时间来考虑,当信号的上升时间小于6倍信号传输延时时即认为信号是高速信号,此时考虑的与信号的具体频率无关。 發(fā)表于:2012/2/25 DesignSpark PCB的”Library Manager” 简介 DesignSparkPCB的LibraryManager是能让用家:以2D形式原理图符号及PCB符号,以3D形式观看元器件,建立新的数据库(Library),建立、修改、删除原理图符号、PCB符号及元器件,插入更多更新数据库.今次这篇教学会向大家介绍LibraryManager内用户接口的不同按钮及其实质功能 發(fā)表于:2012/2/25 电路板制板可测试性技术分析 电路板制板可测试性的定义可简要解释为:电路板测试工程师在检测某种元件的特性时应该尽可能使用最简单的方法来测试,以确定该元件能是否到达预期的功能需求。 發(fā)表于:2012/2/25 <…461462463464465466467468469470…>