頭條 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新資訊 国际固态电路会议ISSCC——最尖端集成电路技术的窗口 去年中国龙芯就在ISSCC上展示了风采,而今年复旦大学设计的一个16核CPU也获得了肯定。中国的研究者已经从之前小电路的设计过度到了主流应用芯片的设计。芯片一直都是以成败论英雄,王教授分析来自中国大陆的论文比较少的一个主要因素就是金费不足,中国高校很少有机会流片去证明所设计芯片的可行性。当然,近年来情况有所改变。 發(fā)表于:2011/12/2 TD-LTE综合测试仪表关键模块的研究与实现 在对OFDM调制以及FPGA、DSP、中频接口进行深入研究的基础上,提出了一种TD-LTE系统中下行链路基带信号发送的实现方案,在系统的设计思路和硬件资源上进行了优化。在实际的硬件环境下,通过大量测试,验证了该方案的可行性和有效性。 發(fā)表于:2011/12/1 基于绘图板程序的家政机器人室内定位系统实现 针对目前家政服务机器人在可视化定位上的不足,提出一种将房屋布局图加载到上位机绘图板程序中,通过在上位机上绘制路线,实时控制家政服务机器人位置的方案。在该系统中,上位机按照RS-232协议传输路线信息到无线模块并发送,机器人端采用Altera公司的SoPC技术,使用Nios II软核作为核心处理器读取无线模块接收到的信息,并控制机器人按指定路线在室内行驶。系统具有很好的实用性。 發(fā)表于:2011/12/1 基于SD卡的Virtex FPGA 配置方案 本文首先简略介绍了几种当前对Virtex 系列FPGA 进行配置的方式和其不足之处, 在此基础上提出了一种使用微处理器读取SD 卡中的配置数据,并通过SELECTMAP 接口 对FPGA 进行配置的方案,并辅以电路图和工作流程图,以及配置数据在SD 卡中的存储方 式进行说明。采用此配置方案可以使产品更新只涉及到修改SD 卡中的数据,方便灵活,有 利于降低大规模产品升级时的成本,适用于通信、工控等多个领域。 發(fā)表于:2011/11/30 51单片机加CPLD让系统更高效 单片机市场可以用巨无霸来形容,其中51单片机使用者就更多了,针对51单片机无需更多的介绍,这里必须强调一点,只要你精通了51单片机,以后在实际工作中选用其它单片机也很容易了,这就是初学者学习51单片机的价值。 發(fā)表于:2011/11/30 Cypress CY8C38系列怀孕监视器PSoC开发方案 怀孕监视器采用监测荷尔蒙水平来实现,荷尔蒙水平监测由三种标准方法:尿液,唾液和体温.每种检测需要模拟前端来实现.本文介绍了采用Cypress公司的CY8C38系列来开发怀孕监视器的确具体方案,方框图以及CY8C38系列特性,框图,CY8C38系列典型应用电路图以及CY8CKIT-001PSoC开发板主要特性,电路图和材料清单. 發(fā)表于:2011/11/30 基于FPGA的人脸检测系统设计 选取一种由粗及精的方法,综合采用基于彩色图像的肤色检测方法和基于几何特征的灰度检测方法,在传统肤色检测算法的基础上,加入图像预处理、色彩平衡、二值化、形态学滤波、中值滤波、边缘检测等技术进行人脸检测。搭建了由CMOS摄像头到FPGA核心图像处理单元,再到LCM显示这样一个完整的人脸图像处理及检测系统。 發(fā)表于:2011/11/30 基于FPGA的成像声纳FFT波束形成器设计 针对成像声纳波束形成器的特点,设计了一种基于FPGA的FFT波束形成器。整个系统采用Altera公司的DSP Builder构建,FFT波束形成器采用基2-512点DIT-FFT算法,并使用流水线技术、乒乓操作。在Altera StratixII FPGA EP2S90F784I4硬件平台上测试,30 MHz系统时钟,在17.07 ?滋s内得到512点FFT运算结果,满足成像声纳系统波束形成器要求。 發(fā)表于:2011/11/30 Altera继推出其28-nm系列产品后, 续发售Arria V FPGA Altera公司(NASDAQ: ALTR)今天宣布,开始发售其28-nm Arria® V FPGA。Arria V器件是目前市场上支持10.3125-Gbps收发器技术、功耗最低的中端FPGA。利用该系列的创新特性,在无线、广播等市场上,设计人员可以定制满足下一代系统的低功耗、宽带和低成本需求。Arria V器件是公司于2011年上半年发售Stratix® V系列产品之后发售的另一28-nm系列产品,表明了Altera承诺交付满足用户各类设计需求的器件。 發(fā)表于:2011/11/30 Lattice向目标不断前行,最新LatticeECP4系列重新定义低成本、低功耗FPGA 今年6月,莱迪思半导体公司(Lattice)总裁及首席执行官Darin Billerbeck先生在一次活动上谈到了Lattice的发展目标:坚持低功耗、低成本的产品路线,CPLD市场占有率第一,增强IP和软件实力,转型为可编程SoC厂商。Lattice朝着自己的目标不断前行,近日,Lattice副总裁兼业务部总经理Sean Riley与记者分享了Lattice 半年来的成果以及最新产品LatticeECP4 FPGA。 發(fā)表于:2011/11/30 <…330331332333334335336337338339…>