EDA與制造相關文章 全差分BiCMOS采樣 保持電路仿真設計 為了解決傳統(tǒng)S/H電路失真大和靜態(tài)工作點不穩(wěn)定的問題,采用0.25μmBiCMOS工藝,設計了一款高速率、高精度的10位全差分BiCMOSS/H電路。文中改進型自舉開關電路和雙通道開關電容共模反饋電路(CMFB)設計具有創(chuàng)新性。 發(fā)表于:2011/2/13 PowerPCB使用常見問題解決方案 1.用Addviafunction增加via,若移動via有時會自動刪除Ans:此為software問題無法有效解決2.多種via可否選擇那一種via優(yōu)先Ans:由pad拉出走線后按下mouse右鍵選擇viatype,將會出現下列圖示,選擇 發(fā)表于:2011/2/13 探討新型微電子封裝技術 1前言本文試圖綜述自二十世紀九十年代以來迅速發(fā)展的新型微電子封裝技術,包括焊球陣列封裝(BGA)、芯片尺寸封裝(CSP)、圓片級封裝(WLP)、三維封裝(3D)和系統(tǒng)封裝(SIP)等項技術。介紹它們的發(fā)展狀況和技術特點 發(fā)表于:2011/2/13 基于FPGA的諧波電壓源離散域建模與仿真 分析了諧波電壓源的主電路模型,探討了基于濾波電容電流和負載電壓瞬時值的雙閉環(huán)PI控制策略,利用VHS-ADC 數字信號處理系統(tǒng)采樣率高、實時性強、建模靈活等特點,構建離散域實時仿真控制模型。仿真結果表明,該設計方法和離散化模型是正確的,說明了基于FPGA 進行諧波電壓源研究的可行性。 發(fā)表于:2011/2/1 面向超低功耗設計的微控制器功效優(yōu)化方案 不論是消費、工業(yè)還是醫(yī)療應用,功耗優(yōu)化一般都是通過縮短有效處理時間以及延長處理器睡眠模式時間來實現的。不過,隨著超低功率應用的出現,這種方法已然無法滿足要求。 發(fā)表于:2011/1/29 基于FPGA 的諧波電壓源離散域建模與仿真 摘要:用于電能計量的諧波電壓源要求具有很強的諧波合成能力,因此,對采樣頻率要求較高。目前,絕大多數諧波電壓源裝置采用DSP作為控制芯片。DSP雖然有著很強的信號處理能力,但其采樣率不高,不能滿足電能計量 發(fā)表于:2011/1/27 淺析基于Modelsim FLI接口的協(xié)同仿真技術 利用Moelsim的FLI功能,用c語言對所設計的模型進行功能驗證,可以加大驗證代碼的覆蓋率,減少驗證代碼的復雜度,加快驗證的速度,縮短設計周期,可以更好的驗證系統(tǒng)的通用性。 發(fā)表于:2011/1/27 LMS自適應濾波器的仿真與實現 本文采用自上而下的設計思想,并用FPGA實現了自適應濾波器。同時用MATIAB和OuartersⅡ混合仿真實現了LMS算法的設計方案。結果表明,該自適應濾波器具有良好的消燥能力。 發(fā)表于:2011/1/27 高清晰度數字電視傳輸系統(tǒng)系統(tǒng)級仿真設計與實現方案 在DMB-T系統(tǒng)設計中采用了Cadence公司的系統(tǒng)級設計與仿真軟件SPW Signal Processing Worksystem。在大型系統(tǒng)設計中只有實現算法和系統(tǒng)級的優(yōu)化,才能對系統(tǒng)性能有極大的提升,因為它比底層優(yōu)化具有更大的優(yōu)化空間。以Cadence公司的軟件工具為例相應的系統(tǒng)級設計流程如圖1所示。 發(fā)表于:2011/1/27 用原型系統(tǒng)確保早期協(xié)同仿真驗證 系統(tǒng)級芯片功能的實現基于軟件,其復雜性與日俱增,所以通常一個公司在設計資源的配置上,軟件部分的投入都要大于硬件。 發(fā)表于:2011/1/27 高階累積量調制識別改進算法的FPGA實現 摘要:基于高階累積量的數字調制信號識別算法在低信噪比環(huán)境下識別率較低。針對這一問題,提出了高階累積量的改進算法,通過調整特征參數的判別順序先識別出MASK信號的方式,取得了較好的效果。討論了該算法的FPGA設 發(fā)表于:2011/1/25 感應加熱電源數字移相觸發(fā)器設計 用數字觸發(fā)器的設計思想設計其硬件結構并對軟件算法進行了改進。改進后的數字移相觸發(fā)器簡單可靠,產生脈沖的對稱性好,抗干擾能力強,能夠保證捕獲到每一個換相區(qū)并及時觸發(fā)。 發(fā)表于:2011/1/21 探索性數據分析(EDA)及其應用 EDA的出現主要是在對數據進行初步分析時,往往還無法進行常規(guī)的統(tǒng)計分析。這時候,如果分析者先對數據進行探索性分析,辨析數據的模式與特點,并把它們有序地發(fā)掘出來,就能夠靈活地選擇和調整合適的分析模型,并揭示數據相對于常見模型的種種偏離。在此基礎上再采用以顯著性檢驗和置信區(qū)間估計為主的統(tǒng)計分析技術,就可以科學地評估所觀察到的模式或效應的具體情況。 發(fā)表于:2011/1/21 印制電路板EMC設計技巧 實踐證明,即使電路原理圖設計正確,印制電路板設計不當,也會對電子設備的可靠性產生不利影響。例如,如果印制板兩條細平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲。因此,在設計印制電路 發(fā)表于:2011/1/21 基于EDA技術的555單穩(wěn)態(tài)觸發(fā)器設計與仿真 EDA仿真軟件中Electronics Workbench仿真設計分析軟件是計算機數字電路與邏輯設計模擬和仿真的軟件包,是實用的電子電路在線仿真工具,可加快產品的開發(fā)速度,提高工作效率。這里介紹一種基于EDA技術的555單穩(wěn)態(tài)觸發(fā)器設計與仿真。 發(fā)表于:2011/1/21 ?…452453454455456457458459460461…?