EDA與制造相關(guān)文章 基于ClearNAND閃存的系統(tǒng)設(shè)計改進方案 自問世以來,NAND閃存對ECC(糾錯碼)糾錯能力的要求越來越高。雖然這不是一個新問題,但是支持最新的多層單元(MLC)架構(gòu)和每單元存儲三位數(shù)據(jù)(three-bit-per-cell)技術(shù)所需的ECC糾錯能力讓系統(tǒng)人員越來越難以應(yīng)付。 發(fā)表于:2011/1/21 基于OMNeT++的“實代碼”仿真模式研究* 嘗試搭建一個基于OMNeT++仿真器的“實代碼仿真模式”的研究,將整套UCOS系統(tǒng)上運行的協(xié)議代碼封裝成動態(tài)鏈接庫,加載到仿真器上利用其離散仿真事件隊列機制進行調(diào)試,運行通過后可以直接在實際硬件芯片上運行,無需二次修改,大大提高研究開發(fā)進度。成功地將UCOS上運行的aloha協(xié)議棧封裝成DLL加載到OMNeT++,調(diào)試運行通過并且已經(jīng)投入到實際應(yīng)用中。 發(fā)表于:2011/1/20 Bulgin新型PCB安裝保險絲座面世 作為Arcolectric、Bulgin 和 Sifam 國際電子制造品牌的擁有者,Elektron Technology日前推出了兩款全新的垂直型印刷電路板板級安裝(PCB-mounting)保險絲座FX0442和FX0443,這兩款新設(shè)計屬于該公司旗下產(chǎn)品門類豐富的Bulgin保險絲座系列。 發(fā)表于:2011/1/20 正交相干檢波方法及FPGA的實現(xiàn) 本文詳細介紹了中頻直接正交采樣及Bessel插值理論,并基于這一理論,用FPGA將一路中頻信號分解成了兩路正交數(shù)字信號,本文同時重點給出了用FPGA實現(xiàn)這一過程的詳細方案 發(fā)表于:2011/1/20 基于有限元方法的螺旋天線的仿真與設(shè)計 本文設(shè)計基于有限元方法,利用此方法對所設(shè)計的螺旋天線進行了仿真、優(yōu)化設(shè)計,得出了一系列有用的數(shù)據(jù),并依據(jù)設(shè)計結(jié)果制作天線。通過對天線進行適當?shù)恼{(diào)試和測試,結(jié)果表明,在相同條件下,螺旋天線性能優(yōu)于現(xiàn)有天線,是一種具有廣泛應(yīng)用前景的UHF天線。 發(fā)表于:2011/1/20 基于FPGA的8085A CPU結(jié)構(gòu)分析與實現(xiàn) 1引言微型計算機原理幾乎是所有理工科類大學生的必修課目之一,其重要性不言而喻。然而大多數(shù)教學側(cè)重于應(yīng)用方面,對計算機的結(jié)構(gòu)及工作原理涉之不深,因為無法做一個CPU來演示。這樣學生不能真正了解 發(fā)表于:2011/1/20 使用基于模型的設(shè)計進行早期驗證和確認 使用基于模型的設(shè)計進行早期驗證和確認,MATLAB簡化了線性控制設(shè)計,但是在實際應(yīng)用中,系統(tǒng)很少是線性的。因此,即使在設(shè)計了控制器后,對其進行測試和調(diào)整仍然意味著需要構(gòu)建系統(tǒng)的硬件原型,并對算法進行編碼。或者,因為沒有樣機而無法進行測試,只有等 發(fā)表于:2011/1/20 高速PCB設(shè)計中的串擾分析與控制 本文將介紹在信號完整性分析中抑制和改善信號串擾的方法,以及電氣規(guī)則驅(qū)動的高速PCB布線技術(shù)實現(xiàn)信號串擾控制的設(shè)計策略。 發(fā)表于:2011/1/18 FPGA設(shè)計中應(yīng)用仿真技術(shù)解決故障的方法 文中描述的方法可針對各種的故障的解決。在故障出現(xiàn)時,只需定位出錯的模塊,這些模塊內(nèi)嵌一些子模塊也無妨;抓信號時將故障模塊的輸入輸出信號抓出即可;利用輸入信號重建故障環(huán)境,若仿真輸出信號和所抓輸出信號相同,說明故障環(huán)境建立正確;用這個仿真平臺就可以具體定位是哪個子模塊、哪個信號出錯,而不需要在SignalTap中把這些信號抓出來;并且在修改代碼后可以驗證是否修改成功,節(jié)省時間,很明確的證明故障真的被解決了,事半功倍。 發(fā)表于:2011/1/18 硅谷新創(chuàng)公司PARADE TECHNOLOGIES采用SpringSoft VERDI偵錯系統(tǒng)執(zhí)行數(shù)字視頻接口芯片驗證 專業(yè)IC設(shè)計軟件全球供貨商SpringSoft今天宣布,頂尖視訊顯示器與模擬高速接口IC供貨商Parade Technologies Ltd.已經(jīng)選用Verdi?自動化偵錯系統(tǒng)作為標準偵錯平臺。屢屢獲獎的Verdi軟件已經(jīng)部署在Parade位于中國上海的設(shè)計中心,大幅縮減偵錯時間并加速數(shù)字顯示接口芯片的功能驗證,這個芯片支持最新的高清晰度多媒體接口(High Definition Multimedia Interface,HDMI?)與DisplayPort?標準。 發(fā)表于:2011/1/17 基于FPGA的小數(shù)分頻實現(xiàn)方法 提出了一種基于FPGA的小數(shù)分頻實現(xiàn)方法。介紹了現(xiàn)有分頻方法的局限性,提出一種新的基于兩級計數(shù)器的分頻實現(xiàn)方法,給出該方法的設(shè)計原理以及實現(xiàn)框圖,利用軟件對電路進行仿真,由仿真結(jié)果可以看出該方法可有效實現(xiàn)輸入信號頻率的小數(shù)調(diào)整,最后分析了方法的優(yōu)缺點及其應(yīng)用領(lǐng)域。實驗結(jié)果表明,設(shè)計方法能夠高精度地完成對信號頻率的微調(diào),并且頻率轉(zhuǎn)換時間被縮短到2.56μs。 發(fā)表于:2011/1/17 基于CPLD的CCD驅(qū)動電路自動增益調(diào)整 基于CPLD的CCD驅(qū)動電路自動增益調(diào)整,ccd(chargecoupledevice)是一種電荷藕合式光電轉(zhuǎn)換器件。在物體位移測量系統(tǒng)中,常常以ccd作為位移傳感器。當一束曝光器發(fā)出的激光照射到被測物體上并發(fā)生漫反射時,反射光將經(jīng)透鏡聚焦后成像在ccd上,以使ccd光敏單 發(fā)表于:2011/1/17 利用FPGA來實現(xiàn)RC6算法的設(shè)計與研究 利用FPGA來實現(xiàn)RC6算法的設(shè)計與研究,引言RC6是作為AES(AdvancedEncryptionStandard)的候選算法提交給NIST(美國國家標準局)的一種新的分組密碼。它是在RC5的基礎(chǔ)上設(shè)計的,以更好地符合AES的要求,且提高了安全性,增強了性能。根據(jù)AES的要求,一 發(fā)表于:2011/1/17 高速DSP系統(tǒng)PCB板的可靠性設(shè)計分析 文章標題:高速DSP系統(tǒng)PCB板的可靠性設(shè)計分析。中國IT實驗室嵌入式開發(fā)頻道提供最全面的嵌入式開發(fā)培訓及行業(yè)的信息、技術(shù)以及相關(guān)資料的下載. 發(fā)表于:2011/1/17 TURBO51嵌入式微處理器功能驗證 TURBO51的工程背景是TURBO51嵌入式微處理器結(jié)構(gòu)設(shè)計上采取經(jīng)時間考驗過的32位機主流系統(tǒng)結(jié)構(gòu),在嚴格保證對8051指令集兼容的前提下,通過重新定義其處理器核的系統(tǒng)結(jié)構(gòu)來挖掘處理器結(jié)構(gòu)上的并行性實現(xiàn) 發(fā)表于:2011/1/17 ?…453454455456457458459460461462…?